首页
会员中心
到顶部
到尾部
电子

数字存储示波器的设计

时间:2020/10/14 10:29:35  作者:  来源:  查看:0  评论:0
内容摘要: 设计说明:当用示波器观察非周期性信号或频率很低的周期性信号时,时常出现波形闪烁,很难观察到清晰稳定的波形。而数字存储示波器是将这类超低频、非周期性的或单次信号用存储器记录下来,然后用适当的频率将存储信号按顺序读出来,重复送到普通示波器上进行显示,可以得到稳定的波形。由于被...

设计说明:当用示波器观察非周期性信号或频率很低的周期性信号时,时常出现波形闪烁,很难观察到清晰稳定的波形。而数字存储示波器是将这类超低频、非周期性的或单次信号用存储器记录下来,然后用适当的频率将存储信号按顺序读出来,重复送到普通示波器上进行显示,可以得到稳定的波形。


由于被测模拟信号不便存储,因此,可以按一定的采样频率对被测信号进行采样,经ADC转换成数字信号后按一定的顺序存储到RAM中。当需要观察时,再按一定的频率把存放在ARM中的信号读出来,经DAC转换、低通滤波器后送到普通示波器进行显示。因此设计电路必须具有采样、显示两种工作状态,上电启动后进入显示状态。当需要采样时按动按扭P,系统才进入采样状态。采样结束后系统能自动回到显示状态。
在显示状态下:ADC禁止、RAM工作在“读”状态、“读”开关(S1:单刀多掷)适当选择1100KHz的频率不断改变RAM地址、取出RAM中的数据到DAC,从而实现显示功能。
在采样状态下:ADC启动、RAM工作在“写”状态、“写”开关(S2:单刀多掷)适当选择适当的采样频率不断改变RAM地址、把每次采样的数据按顺序存入与地址对应的RAM单元中,直到存满2K容量为止。采样结束,系统自动返回显示状态。
设计要求:
1、基本部分
(1)被测信号的幅值范围为05V,频率范围为1500KHz。
(2)信号的存储容量为2K×8位。(3)采样频率要求在1100KHz范围内可调。
(4)显示存储信号时,其输出频率要求在110KHz范围内可调。
2、发挥部分(无)

  


上一篇:抢答器设计仿真代码
下一篇:没有了
相关评论
本类推荐
    广告联系QQ:45157718 点击这里给我发消息 电话:13516821613 杭州余杭东港路118号雷恩国际科技创新园  网站技术支持:黄菊华互联网工作室 浙ICP备06056032号